尊敬的客户:为给您持续提供一对一优质服务,即日起,元器件订单实付商品金额<300元时,该笔订单按2元/SKU加收服务费,感谢您的关注与支持!
    首页产品索引NB7VQ572M

    NB7VQ572M

    购买收藏
    2 CML Clock/Data Fanout / Translator

    制造商:ON

    中文数据手册

    产品信息

    The NB7VQ572M is a high performance differential 4:1 Clock / Data input multiplexer and a 1:2 CML Clock / Data fanout buffer that operates up to 7 GHz / 10 Gbps respectively with a 1.8 V, 2.5 V, or 3.3 V power supply. Each INx / INx input pair incorporates a fixed Equalizer Receiver, which when placed in series with a Data path, will enhance the degraded signal transmitted across an FR4 backplane or cable interconnect. For applications that do not require Equalization, consider the NB7V572M, which is pin-compatible to the NB7VQ572M. The differential Clock / Data inputs have internal 50-ohm termination resistors and will accept differential LVPECL, CML, or LVDS logic levels. The NB7VQ572M incorporates a pair of Select pins that will choose one of four differential inputs and will produce two identical CML output copies of Clock or Data. As such, the NB7VQ572M is ideal for SONET, GigE, Fiber Channel, Backplane and other Clock/Data distribution applications. The two differential CML outputs will swing 400mV when externally loaded and terminated with a 50-ohm resistor to VCC and are optimized for low skew and minimal jitter. The NB7VQ572M is a member of the GigaComm™ family of high performance clock products.
    • Input Data Rate > 11 Gb/s Typical
    • Data Dependent Jitter
    • Maximum Input Clock Frequency > 7 GHz Typical
    • Random Clock Jitter
    • Fixed Input Equalization
    • Low Skew 1:2 CML Outputs,
    • 4:1 MultiLevel Mux Inputs, accepts LVPECL, CML LVDS
    • 175 ps Typical Propagation Delay
    • 45 ps Typical Rise and Fall Times
    • Differential CML Outputs, 400mV peak-to-peak, typical
    • Operating Range: 1.8 V +/-5%, 2.5 V +/-5% or 3.3 V +/-10%
    • Internal 50-ohm Input Termination Resistors
    • VREFAC Reference Output
    • -40°C to +85°C Ambient Operating Temperature

    在线购买

    型号制造商描述购买
    NB7VQ572MMNGONNB7VQ572M 是高性能差分 4:1 时钟/数据输入多路复用器和 1:2 CML 时钟/数据扇出缓冲器,分别使用1.8 V、2.5 V、或 3.3 V 电源时最高可运行 7 GHz / 10 Gbps。每个 INx / INx 输入对都包含一个固定的均衡器接收器,当串联置于数据路径中时,将增强通过 FR4 底板或电缆互连传输的降级信号。对于不需要均衡的应用,请考虑使用与 NB7VQ572M 引脚兼容的 NB7V572M。差分时钟/数据输入具有内部 50 Ω 终端电阻,并接受差分 LVPECL、CML 或 LVDS 逻辑电平。NB7VQ572M 包含一对选择引脚,该引脚将从四个差分输入中选择其中一个,并将产生两个相同的时钟或数据 CML 输出副本。因此,NB7VQ572M 适用于 SONET、GigE、光纤信道、底板和其他时钟/数据分配应用。当外部加载并用一个 50 Ω 的电阻端接至 VCC 时,两个差分 CML 输出将摆动 400mV,并针对低歪曲率和最小抖动进行优化。NB7VQ572M 属于 GigaComm 高性能时钟产品系列。 立即购买
    NB7VQ572MMNR4GONNB7VQ572M 是高性能差分 4:1 时钟/数据输入多路复用器和 1:2 CML 时钟/数据扇出缓冲器,分别使用1.8 V、2.5 V、或 3.3 V 电源时最高可运行 7 GHz / 10 Gbps。每个 INx / INx 输入对都包含一个固定的均衡器接收器,当串联置于数据路径中时,将增强通过 FR4 底板或电缆互连传输的降级信号。对于不需要均衡的应用,请考虑使用与 NB7VQ572M 引脚兼容的 NB7V572M。差分时钟/数据输入具有内部 50 Ω 终端电阻,并接受差分 LVPECL、CML 或 LVDS 逻辑电平。NB7VQ572M 包含一对选择引脚,该引脚将从四个差分输入中选择其中一个,并将产生两个相同的时钟或数据 CML 输出副本。因此,NB7VQ572M 适用于 SONET、GigE、光纤信道、底板和其他时钟/数据分配应用。当外部加载并用一个 50 Ω 的电阻端接至 VCC 时,两个差分 CML 输出将摆动 400mV,并针对低歪曲率和最小抖动进行优化。NB7VQ572M 属于 GigaComm 高性能时钟产品系列。 立即购买

    技术资料

    标题类型大小(KB)下载
    1.8V / 2.5V /3.3V Differential 4:1 Mux w/Input Equalizer to 1:2 CML Clock/Data Fanout / TranslatorPDF170 点击下载
    QFN32, 5x5, 0.5P, 3.1x3.1EPPDF56 点击下载

    应用案例更多案例

    系列产品索引查看所有产品

    NCP1240NCV1413NB100LVEP56N34TS04
    NCP1607NVMFS6H801NNCL30160NCP1360
    NCV2903NCP305NVMFD5C462NLNB3L02
    NCP398NC7SV14NB7V32MNB3N65027
    NCL30081NOA1305NCP1071NUF3102
    Copyright ©2012-2025 hqchip.com.All Rights Reserved 粤ICP备14022951号工商网监认证 工商网监 营业执照