
ICS570零延迟缓冲器

IDT专有的模拟/数字锁相环(PLL)技术集成在高性能零缓冲延迟(ZBD)中(ICS570 Zero Delay Buffer)
发布时间:2018-06-14
ICS570是一款高性能零延迟缓冲器(ZDB),集成了IDT专有的模拟/数字锁相环(PLL)技术。A版本推荐用于5 V设计,B版本推荐用于3.3 V设计。该芯片是IDT ClockBlocks™系列的一部分,旨在进行性能升级,以满足当今更高的速度和更低的电压要求。零延迟功能意味着输入时钟的上升沿与两个输出时钟的上升沿对齐,从而使设备无延迟。芯片上有两个输出,一个是低偏斜除以另一个输出。该器件采用全芯片掉电/三态模式,可停止内部PLL并将两个输出置于高阻态。
ICS570非常适合同步各种系统的输出,从个人计算机到数据通信再到图形/视频。通过允许片外反馈路径,设备可以通过其他设备消除延迟。
ICS570零延迟缓冲器特性
采用8引脚SOIC封装
提供无铅(无铅)封装
针脚更换并升级至ICS570M
功能相当于AV9170(不是引脚替换)。
低输入至输出偏移最大300 ps(> 60 MHz输出)
低偏斜(100ps)输出。一个除以另外两个
能够从0.5X到32X之间选择14种不同的乘数
输出时钟频率高达170 MHz,3.3 V
可以恢复降级的输入时钟占空比
输出时钟占空比为45/55
掉电和三态模式
通过扩频时钟调制
全CMOS时钟摆幅,TLL电平时具有25 mA驱动能力
先进的低功耗CMOS工艺
ICS570B的工作电压为3.3 V.
ICS570A的工作电压为5.0 V.
提供工业温度版本









上传BOM
