购物车0制造商:ADI/AD
优势和特点
快速建立小数N分频PLL结构
单个PLL可取代乒乓式频率合成器
在5 μs内完成整个GSM频段上的跳频,相位建立时间低于20 µs
相位误差:1度rms (4 GHz RF输出)
数字可编程输出相位
数字可编程输出相位
RF输入范围最高可达6 GHz
三线式串行接口
片内低噪声差分放大器
相位噪声品质因数:–216 dBc/Hz
利用ADIsimPLL可实现环路滤波器设计
产品详情
ADF4196频率合成器可以用来在无线接收机和发射机的上变频和下变频部分实现本振(LO),其结构专门设计用来满足基站的GSM/EDGE锁定时间要求,其快速建立功能则使ADF4196非常适合脉冲多普勒雷达应用。ADF4196由低噪声数字鉴频鉴相器(PFD)和精密差分电荷泵组成。还有一个差分放大器,用来将电荷泵的差分输出转换为外部电压控制振荡器(VCO)的单端电压。Σ-Δ型小数插值器与N分频器一起使用,能够实现可编程模数小数N分频。此外,4位参考(R)分频器和片内倍频器允许PFD输入端的参考信号(REFIN)频率为可选值。
如果频率合成器与外部环路滤波器和VCO一起使用,则可以实现完整的锁相环(PLL)。开关结构确保PLL能在GSM时隙保护期间内建立,而无需第二PLL及相关的隔离开关。与以前的乒乓式GSM PLL结构相比,这种结构能节省成本,降低复杂度,减小PCB面积,并减少屏蔽和特性测试工作。
应用
GSM/EDGE基站
PHS基站
脉冲多普勒雷达
仪器仪表和测试设备
波束形成/相控阵系统
| 标题 | 类型 | 大小(KB) | 下载 |
|---|---|---|---|
| AN-873: ADF4xxx系列PLL频率合成器的锁定检测 (Rev. 0) | 309 | 点击下载 | |
| AN-873: Lock Detect on the ADF4xxx Family of PLL Synthesizers (Rev. 0) | 207 | 点击下载 | |
| UG-476: PLL Software Installation Guide | 477 | 点击下载 |
OPAx196 系列(OPA196、OPA2196 和 OPA4196)是新一代 36V 轨至轨 e-trim™运算放大器。
ADF5001预分频器是一款低噪声、低功耗、固定RF分频器模块 ,可用来将高达18GHz的频率分频至适合输入到[ADF4156]或 [ADF4106]等PLL IC的较低频率。ADF5001提供4
ADF5002预分频器是一款低噪声、低功耗、固定RF分频器模块,可用来将高达18GHz的频率分频至适合输入到 [ADF4156]或[ADF4106]等PLL IC的较低频率。ADF5002提供8分频
ADF5000预分频器是一款低噪声、低功耗、固定RF分频器模块,可用来将高达18 GHz的频率分频至适合输入到[ADF4156]等PLL IC的较低频率。ADF5000提供2分频功能,采用3.3 V
ADI最近推出两款新的PLL频率合成器ADF4151和ADF4196,这些器件能够提供最大的灵活性和最佳的相位噪声性能,可简化多种应用的设计
本文开始介绍了ADF4350特性和引脚图与功能,其次介绍了adf4350时序特性与adf4350的应用电路,最后详细阐述了adf4350编程使用总结。
顾名思义,锁相环(PLL)使用鉴相器比较反馈信号与参考信号,将两个信号的相位锁定在一起。虽然这种特性有许多用武之地,但是PLL如今最常用于频率合成,通常充当上变频器/下变频器中的本振(LO),或者充当高速模数转换器(ADC)...
本文介绍了ADF4371主要特性,功能框图以及评估板EV-ADF4371SD2Z主要特性,建立图,电路图,材料清单和PCB设计图。
| AD6650 | AD8231 | AD7879 | ADSP-SC570 |
| AD9648 | AD5259 | AC1307 | AD7714 |
| ADP1053 | ADM1186 | ADF4355-3 | ADT7470 |
| ADM1486 | A1120LUA-T | ADuM150N | ADM1063 |
| AD558 | ADUM3300 | ADRF6518 | AX-SIP-SFEU |