以下是关于时钟抖动的一些参考文献推荐:
1. 《基于时钟抖动流水线结构的高效率真随机数发生器》:该文献讨论了使用时钟抖动作为熵源的真随机数发生器设计,通过两级时钟抖动流水线提高随机数质量和效率。
2. 《基于碳基500 nm工艺的双采样真随机数发生器》:该文献利用慢时钟振荡器对快时钟振荡器进行采样,通过电阻热噪声增加相位抖动,提高熵源的非相关性和不可预测性。
3. 《一种集成DFE和CDR的56 Gbit/s PAM-4 SerDes接收机设计》:该文献设计了一款56 Gbit/s PAM-4 SerDes接收机,使用无参考时钟CDR技术产生最佳判决时钟,有效降低时钟抖动。
4. 《时钟缓冲器附加抖动分析》:该文献从相位噪声角度对附加抖动计算公式进行理论推导,并通过实际测试验证了计算公式的正确性。
5. 《基于InP HBT工艺的高速Sigma-Delta ADC关键电路研究与设计》:该文献设计了一款高速宽带Sigma-Delta ADC,分析了时钟抖动等非理想因素对系统性能的影响。
这些文献涵盖了时钟抖动在不同应用场景下的分析、影响及其解决方案,为研究时钟抖动提供了丰富的理论基础和实践指导。