以下是关于数字系统时钟抖动的一些学习资料推荐:
1. 串行数字系统抖动研究:探讨了系统总抖动TJ(BER)对串行数字系统性能的影响,以及如何降低其对系统性能的影响。
2. AD9516-3时钟设计及在中频数字系统中的应用:介绍了一种基于时钟同步器与抖动清除器AD9516-3的低抖动时钟设计,分析了时钟抖动对信噪比的影响。
3. 同步数字系统时钟分布及偏斜补偿技术研究:研究了时钟偏斜和抖动对系统性能的影响,并对各种补偿技术进行了比较和分析。
4. 具有强抗干扰性和低噪声的高速高精度A/D变换器系统的工程设计:讨论了工程设计中遇到的主要问题及注意事项,并给出了解决办法。
5. 16 QAM大容量数字微波通信系统中的时钟恢复研究:讨论了对称脉冲时钟恢复在16 QAM系统中的应用,分析了一阶时钟环的抖动。
这些资料涵盖了时钟抖动的基本概念、影响、测量方法以及降低抖动的策略,适合作为学习和研究数字系统时钟抖动的参考。