以下是一些关于PLL频率合成器的英文资料推荐:
1. 一篇关于Ka频段小型化低功耗超宽带低相位噪声频率合成器的设计文章,实验结果显示在100 Hz偏移下相位噪声优于-76 dBc·Hz-1,动态功耗控制在5 W以内。
2. 一篇关于高频锁相频率合成器设计与实现的文章,该合成器输出频率为5.5 GHz,采用电荷泵锁相环(CPPLL)作为核心器件。
3. 一篇关于基于改进型RBF神经网络的直接数字频率合成器设计的文章,该设计避免了相位截断误差并降低了资源消耗。
4. 一篇关于新型多功能厘米波频率合成器设计的文章,该合成器利用锁相倍频的方式,将DDS输出信号搬移至0.8~18 GHz频段。
5. 一篇关于基于全数字锁相环优化的快速跳频技术研究的文章,该技术实现了小步进、高质量的快速合成频率输出。
这些资料涵盖了PLL频率合成器的不同设计方法、实现技术以及应用场景,可为相关研究提供有价值的参考。