提高PLL频率合成器频率分辨率的实际案例包括:
1. DDS+PLL组合方案:通过结合DDS(直接数字频率合成器)和PLL,可以设计出高性能的频率合成器。DDS具有高频率分辨率和快速频率转换能力,而PLL则提供宽带输出和良好的频谱质量。例如,一个应用于GSM 1800 MHz系统的频率合成器,输出频带为1805~1880 MHz,分辨率达到200 kHz,相位噪声为-80 dBc/Hz@1 kHz。
2. 小数N分频技术:通过提高小数N分频器的分辨率,可以显著改善PLL的频率分辨率。例如,ADF4371 PLL芯片支持高达160MHz的PFD频率,小数调制器的分辨率从12位增加到39位,使得PLL可以生成几乎任何分辨率达到毫赫级别的频率。
3. 特殊技术降低相位噪声:在基于PLL的模拟频率合成器中,采用整数N分频合成器和小数N分频合成器,通过特殊技术降低相位噪声和杂质信号,以实现高纯度的频谱输出。
4. 锁相环拓扑结构的改进:通过改进PLL的拓扑结构,可以提高频率合成器的性能。例如,ADF4371采用的最新PLL拓扑支持高达160MHz的PFD频率,从而提升了频率分辨率。
5. 电路设计优化:通过合理设计环路滤波器和采用DDS激励PLL的方法,可以改善因PLL倍频作用而恶化的相位噪声,同时保持高频率分辨率。
这些案例展示了通过技术融合和设计优化,可以有效提高PLL频率合成器的频率分辨率,满足现代通信系统对频率合成器的高性能要求。
元器件业务:
0731-85350837
0731-85351037
PCB/SMT/PCBA业务:
0755-83688678
周一至周五(9:00-12:00 13:30-18:30)节假日除外
投诉电话:19925199461
微信公众平台
搜索:hqchip001
型号搜索订单查询