0
问答首页 最新问题 热门问题 等待回答标签广场
我要提问

数字电路数字逻辑电路数据采集电路

数据采集逻辑原理图/电路图

数据采集逻辑原理图/电路图
提问者:ChristineGu 地点:- 浏览次数:6168 提问时间:05-19 23:53
我有更好的答案
提 交
1条回答
恩智成科技 05-20 19:10 回答数: 被采纳数:



数据采集逻辑原理图/电路图



CY7C68013中文资料pdf  


本系统的具体和详细设计如图2所示的数据采集逻辑原理图。在图2中, 图像采集处理芯片用OV7620/7120,时钟频率为27MHz,像素时钟为27MHz;CPU控制和USB2.0接口芯片用CY7C68013,时钟频率为24MHz,通过对CY7C68013内部的CPUCS寄存器进行修改,使其工作在48MHz方式下。根据芯片OV7620/7120 及CY7C68013 内部的FIFO、通用编程接口等特点, 其具体接法是: 将OV7620/7120 的像素时钟PCLK接到CY7C68013的IFCLK上;OV7620/7120的HREF、VSYNC分别接到CY7C68013的RDY0、RDY1上;同时将OV76 20 / 7 12 0 的VSYNC、CHSYNC 分别接到CY7C68013 的INT0、INT1 上。将CY7C68013 的PE0、PE1接在OV7620/7120 的I2C BUS 上。


撰写答案
提 交
1 / 3
1 / 3
相关数字电路
同步RS触发器的电路结构及其符号
序列信号发生器
数字滤波电路图
点阵型LCD和矩阵键盘电路
多谐振荡器的工作特点和符号
相关数字逻辑电路
非逻辑及非门电路
异成门逻辑符号图/同或门逻辑符号图
芯片CD4047的逻辑结构
与或非门逻辑符号
555数字逻辑浏试笔电路图
相关数据采集电路
24位4.7Hz、4通道模拟数据采集系统电路图
数据采集逻辑原理图
用数据采集集成芯片进行AD转换电路图
热电偶10位串行I/O数据采集系统电路
高速数据采集系统电路图